製造業者識別番号CY7C1145KV18-450BZXC
メーカー/ブランドCypress Semiconductor Corp
利用可能な数量89160 Pieces
単価Quote by Email ([email protected])
簡単な説明IC SRAM 18M PARALLEL 165FBGA
製品カテゴリメモリ
鉛フリーステータス/ RoHSステータスLead free / RoHS Compliant
耐湿性レベル(MSL) 1 (Unlimited)
納期1-2 Days
日付コード(D / C)New
データシートダウンロード CY7C1145KV18-450BZXC.pdf

下記のお問い合わせフォームに記入してください、私たちはあなたに見積もりを返信します CY7C1145KV18-450BZXC 24時間以内に。

品番
CY7C1145KV18-450BZXC
生産状況(ライフサイクル)
Contact us
メーカーリードタイム
6-8 weeks
調子
New & Unused, Original Sealed
発送方法
DHL / FEDEX / UPS / TNT / EMS / Normal Post
部品ステータス
Active
メモリの種類
Volatile
メモリフォーマット
SRAM
技術
SRAM - Synchronous, QDR II+
メモリー容量
18Mb (512K x 36)
クロック周波数
450MHz
書き込みサイクル時間 - ワード、ページ
-
アクセス時間
-
メモリインターフェイス
Parallel
電圧 - 供給
1.7 V ~ 1.9 V
動作温度
0°C ~ 70°C (TA)
取付タイプ
Surface Mount
パッケージ/ケース
165-LBGA
サプライヤデバイスパッケージ
165-FBGA (13x15)
重量
Contact us
応用
Email for details
交換部品
CY7C1145KV18-450BZXC

によって作られた関連部品 Cypress Semiconductor Corp

関連キーワード "CY7C11"

品番 メーカー 説明
CY7C1141V18 CYPRESS 18-Mbit QDR⑩-II+ SRAM 4-Word Burst Architecture (2.0 Cycle Read Latency) IC
CY7C1141V18-300BZC CYPRESS 18-Mbit QDR⑩-II+ SRAM 4-Word Burst Architecture (2.0 Cycle Read Latency) IC
CY7C1141V18-300BZI CYPRESS 18-Mbit QDR⑩-II+ SRAM 4-Word Burst Architecture (2.0 Cycle Read Latency) IC
CY7C1141V18-300BZXC CYPRESS 18-Mbit QDR⑩-II+ SRAM 4-Word Burst Architecture (2.0 Cycle Read Latency) IC
CY7C1141V18-300BZXI CYPRESS 18-Mbit QDR⑩-II+ SRAM 4-Word Burst Architecture (2.0 Cycle Read Latency) IC
CY7C1143KV18-400BZC Cypress Semiconductor Corp IC SRAM 18M PARALLEL 165FBGA
CY7C1143KV18-400BZI Cypress Semiconductor Corp IC SRAM 18M PARALLEL 165FBGA
CY7C1143KV18-450BZC Cypress Semiconductor Corp IC SRAM 18M PARALLEL 165FBGA
CY7C1143V18 CYPRESS 18-Mbit QDR⑩-II+ SRAM 4-Word Burst Architecture (2.0 Cycle Read Latency) IC
CY7C1143V18-300BZC CYPRESS 18-Mbit QDR⑩-II+ SRAM 4-Word Burst Architecture (2.0 Cycle Read Latency) IC
CY7C1143V18-300BZI CYPRESS 18-Mbit QDR⑩-II+ SRAM 4-Word Burst Architecture (2.0 Cycle Read Latency) IC
CY7C1143V18-300BZXC CYPRESS 18-Mbit QDR⑩-II+ SRAM 4-Word Burst Architecture (2.0 Cycle Read Latency) IC